Passwort vergessen?

Newsletter


Spezifikation, Simulation und Validierung von Prozessoren

Spezifikation, Simulation und Validierung von Prozessoren

Spezifikation auf einem hohen Abstraktionsniveau, modellbasiertes Testen, dynamische Validierung, Simulation

Suedwestdeutscher Verlag fuer Hochschulschriften ( 19.09.2013 )

€ 51,90

Im MoreBooks! Shop bestellen

In vielen Bereichen werden Spezialanwendungen mit hohen Ansprüchen an die Hardware entwickelt. Dabei ist es sinnvoll, neben der Software- und Compileroptimierung auch die Prozessoren zu optimieren. Dieses Buch trägt dazu bei, die Entwickler bei dem Entwurf von Prozessoren zu unterstützen. Das für diesen Zweck entwickelte Werkzeugsystem beschreibt die visuelle domänenspezifische Sprache ViCE-UPSLA für den Entwurf von Prozessoren. Mittels integrierter Generatoren im Werkzeugsystem können wahlweise zyklengenaue Mikroarchitektur- oder Instruktionssatzsimulatoren aus einer Spezifikation vollständig generiert werden. Ein weiterer Schwerpunkt dieses Buches liegt in der Validierung der Entwürfe. Die dynamischen Validierungsmethoden greifen die Konzepte aus dem modellbasierten Testen auf, indem aus der Prozessorspezifikation Testfälle für die dynamische Validierung automatisch generiert werden. Für Entwurf und Bearbeitung der Testfälle wird eine weitere visuelle Spezifikationssprache vorgestellt. Die Sprache sowie die Methoden zur automatischen Testfallgenerierung werden in diesem Buch erläutert.

Buch Details:

ISBN-13:

978-3-8381-3739-1

ISBN-10:

3838137396

EAN:

9783838137391

Buchsprache:

Deutsch

von (Autor):

Dennis Klassen

Seitenanzahl:

200

Veröffentlicht am:

19.09.2013

Kategorie:

Informatik