Passwort vergessen?

Newsletter


Verspannungstechniken zur Leistungssteigerung von CMOS-Transistoren

Verspannungstechniken zur Leistungssteigerung von CMOS-Transistoren

Suedwestdeutscher Verlag fuer Hochschulschriften ( 10.06.2011 )

€ 89,90

Im MoreBooks! Shop bestellen

Mit dem Erreichen der Grenzen der konventionellen MOSFET-Skalierung werden neue Techniken untersucht, um die Leistungsfähigkeit der CMOS-Technologie dem bisherigen Trend folgend weiter zu steigern. Einer dieser Ansätze ist die Verwendung mechanischer Verspannungen im Transistorkanal. Mechanische Verspannungen führen zu Kristalldeformationen und ändern die elektronische Bandstruktur von Silizium, so dass n- und p-MOSFETs mit verspannten Kanälen erhöhte Ladungsträgerbeweglichkeiten und demzufolge eine gesteigerte Leistungsfähigkeit aufweisen. Die vorliegende Arbeit beschäftigt sich mit den Auswirkungen mechanischer Verspannungen auf die elektronischen Eigenschaften planarer Silicon-On-Insulator-MOSFETs für Höchstleistungsanwendungen sowie mit deren Optimierung und technologischen Begrenzungen. Die unterschiedlichen Konzepte zur Erzeugung der Verspannung werden kurz rekapituliert. Wesentliche Parameter für eine Erhöhung der Verspannung werden mit Hilfe von Experimenten und numerischen Simulationen bestimmt und technologische Herausforderungen bei der Prozessintegration diskutiert.

Buch Details:

ISBN-13:

978-3-8381-2606-7

ISBN-10:

3838126068

EAN:

9783838126067

Buchsprache:

Deutsch

von (Autor):

Stefan Flachowsky

Seitenanzahl:

216

Veröffentlicht am:

10.06.2011

Kategorie:

Elektronik, Elektrotechnik, Nachrichtentechnik